安森美射极耦合逻辑交叉开关
2003-10-20 11:04:00
来源:中华液晶资讯网
安森美射极耦合逻辑交叉开关
安森美半导体(ONSEMI)已推出NBSG72A---- 一种高带宽、完全差动交叉硅锗(SiGe)为基的开关,带输出电平选择功能,进一步巩固了其在高速正极射极耦合逻辑(PECL)市场的领导地位。此器件是安森美半导体高性能逻辑集成电路GigaComm?系列的最新成员,为应用于电信、网络和自动测试设备等行业而设计。
NBSG72A能在高于7千兆赫以上的速度下工作,是业界最快的PECL交叉开关,非常适合在速度达每秒2.5千兆比特 (Gbps)的OC-48和速度5 Gbps的OC-96之高性能应用。典型传播延迟为140皮秒(ps),上升时间为50 ps,下降时间为45 ps。因此和其他方案相比,输出信号在定时容差有了极大的改善。
通过接受低压ECL(LVECL)或低电压CMOS(LVCMOS)和晶体管-晶体管逻辑(TTL)的单端控制引脚,NBSG72A有两个输入,都可直接路由,多路转换到一个或两个输出,或者扇出至全部两个输出。此器件具有通用功能,能作多方面的应用。除了可将参考时钟路由到使用多速率器件的不同SERDES/成帧器,NBSG72A还可用来做扇出缓冲器、串行数字视频路由器、自动保护开关;或通过切换到给定系统中的交替时钟和数据信号,提供快速故障管理。
NBSG72A的能选择输出电平特性,可将从0毫伏到800毫伏的输出信号峰-峰振幅在五个分立的步骤中编程,这确保能取得尽量低的电磁干扰、串音和系统噪音。同GigaComm?产品系列中所有成员一样,此器件突出了安森美半导体的AnyLevel? 技术。AnyLevel? 包括50欧姆(Ω)输入终端电阻器,并接受所有主要的发信标准---特别是负极ECL(NECL)、PECL、 LVCMOS/LVTTL、 CML 或LVDS。
NBSG72A采用3mm x 3 mm16引脚四平无铅(QFN)封装,对电路板空间影响最小,并具工业级温度容差(-40oC至+85oC)。
安森美半导体(ONSEMI)已推出NBSG72A---- 一种高带宽、完全差动交叉硅锗(SiGe)为基的开关,带输出电平选择功能,进一步巩固了其在高速正极射极耦合逻辑(PECL)市场的领导地位。此器件是安森美半导体高性能逻辑集成电路GigaComm?系列的最新成员,为应用于电信、网络和自动测试设备等行业而设计。
NBSG72A能在高于7千兆赫以上的速度下工作,是业界最快的PECL交叉开关,非常适合在速度达每秒2.5千兆比特 (Gbps)的OC-48和速度5 Gbps的OC-96之高性能应用。典型传播延迟为140皮秒(ps),上升时间为50 ps,下降时间为45 ps。因此和其他方案相比,输出信号在定时容差有了极大的改善。
通过接受低压ECL(LVECL)或低电压CMOS(LVCMOS)和晶体管-晶体管逻辑(TTL)的单端控制引脚,NBSG72A有两个输入,都可直接路由,多路转换到一个或两个输出,或者扇出至全部两个输出。此器件具有通用功能,能作多方面的应用。除了可将参考时钟路由到使用多速率器件的不同SERDES/成帧器,NBSG72A还可用来做扇出缓冲器、串行数字视频路由器、自动保护开关;或通过切换到给定系统中的交替时钟和数据信号,提供快速故障管理。
NBSG72A的能选择输出电平特性,可将从0毫伏到800毫伏的输出信号峰-峰振幅在五个分立的步骤中编程,这确保能取得尽量低的电磁干扰、串音和系统噪音。同GigaComm?产品系列中所有成员一样,此器件突出了安森美半导体的AnyLevel? 技术。AnyLevel? 包括50欧姆(Ω)输入终端电阻器,并接受所有主要的发信标准---特别是负极ECL(NECL)、PECL、 LVCMOS/LVTTL、 CML 或LVDS。
NBSG72A采用3mm x 3 mm16引脚四平无铅(QFN)封装,对电路板空间影响最小,并具工业级温度容差(-40oC至+85oC)。
本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;
暂无评论