中德电子-2021 广告 雅玛西-2021 广告

用节能理念来推动或重新设计外部电源(EPS)

2009-03-06 09:48:05 来源:《国际电子变压器》2009年3月刊
0 前言
最近几年电源产品已经取得了突破性的进步,但与此同时,当今能源浪费的问题已成为国内外越来越关注的问题,它反映在以下几个方面;
突出的问题包括:① 使用矿物燃料的能源资源是有限的,获取能源的成本也在增加,矿物燃料的消耗也带来其它负面影响(即环境污染),而可替代能源资源还没有成熟。② 所有的家电产品和电子设备都要消耗电力。③ 不断增长的个人用电子产品通过使用适配器和充电器-外部电源(EPS)-也在消耗能源。
那每年到底消耗多少能源呢? 能源浪费的数量:估算的每年销售的 EPS 为 10 亿个以上;估算的正在使用的 EPS 为 100 亿个低效线性电源所占 EPS 的 % 约为 46%(几乎一半)。如世界上某发达国家每年 EPS 浪费的能源 30 to 60BkW -小时,约浪费 25-50 亿美金,它等效于 26 个中等规模的电厂。
1 节能理念来推动或重新设计 EPS
电源在轻载时的高效率是关键因素。工作模式的效率是当电源工作在 25%、50%、75% 及 100% 负载时效率的平均值:在整个负载范围内持续的高效率比重载时的高效率更加重要;最理想的控制方案是随负载的降低频率也相应地降低。
为了解决电源系统提供更高的能量利用效率,国际上颁布了许多标准,如国际能源署“1W 计划”、美国新版能源之星、美国 80 PLUS 等。还有哪些新的 EPS 能效标准呐?
新的外部电源(EPS)能效标准:适用于所有功率从小于 1W 到 250W 的单路输出的外部电源(EPS);等同于Energy Star(EPA)标准(CEC,CECP,AGO,EU);同时适用于 AC-DC 和 AC-AC 适配器及充电器;美国其它的州也会用此的标准/法规正在进行中;中国 CECP 标准从 2005 年 1 月 1 日开始生效;在澳大利亚从 2006 年 4 月 1 日开始生效;欧盟从 2007 年 1 月 1 日也将采用标准中工作模式时的相应规定。
随着这些新标准的出台,对电源设计有了新的挑战。为此,需要有新的举措来面对新的挑战。首先是要用节能理念来推动或重新设计。即节能已成为一个重要的设计要求;而今 60% 的现有方案都无法满足新标准的要求;关于外部电源(EPS)的节能标准已经颁布;不少公司新推出的产品系列能令您的设计符合所有目前及提议中的标准。再则要用新技术来应对设计挑战,如为了降低待机模式的能耗,安森美半导体侧重于其他技术,如跳周期待机模式,PWM 控制器主控 PFC(轻载时关断 PFC 以降低待机能耗)。此外,将诸多新技术和功能集成到芯片内,如 DDS(动态自供电)、频率抖动、Soxy-less(无线圈去磁检测)等,可起到简化外围电路设计的作用,也相应减少了功率损耗值。此仅就选择节能芯片和利用智能电源管理技术节省能源二个方面来研讨。
2 节能芯片的选择
2.1 LinkSwitch-LP 器件特点及工作方式
a、LinkSwitch-LP 系列的产品特性:易于设计、外围元件数目很少的解决方案;原边电路控制器在负载超过峰值功率点时限制了输出电流一无需电流检测电阻;完善的故障保护-过热、短路及开环;可在通用输入电压范围(85-265VAC)内操作;图 1 为典型应用的非而简化电路(a) 及输出特性 (b)。突出的特点是节能技术:无需任何附加元件,轻松达到全球所有的节能标准;在 265VAC 输入时的空载能耗 <150mW;开/关控制可在极轻负载时具备恒定的效率-是达到强制性 CEC 标准的理想选择。
b、LinkSwitch-LP 的系统成本优势。
从图 1 可知:频率抖动降低了 EMI,采用简单的 EMI 滤波;电感即用于滤波又用于保险丝功能,见图 1 中 A 点部分;内部高压恒流源省去了启动和偏置电路,见图 1 中 B 点部分;内部电流检测电路省去了外围的电流检测电阻见图 1 中 c 点部分;严格的器件参数公差,低的限流点,允许初级绕组上不使用箝位电路,见图 1 中 D 点部分;低成本的变压器反馈稳压,见图 1 中 E 点部分;输出电压由分压电阻决定,有精确的 FB 脚电压见图 1 中 F 点部分;开/关操作不需要频率补偿元件,见图 1 中 G 点部分。针对有最低成本要求,且对恒压/恒流要求宽松的应用进行了优化。
2.2 典型应用
图 2 显示的是一个典型的用 LNK564IC 构成的 6V  330mA 恒压/恒流(CV/CC)输出电源电路的替代方案。值此对方案特点作一分析
a、输入电路
AC 输入差模滤波可由 C1 和 L1 形成的极低成本的输入滤波器得以实现。LNK564 的频率抖动特性省去输入 pi(C、L、C)滤波元件,仅需要一个大容量电容。加上一个套管还可使输入电感 L1 既用作保险丝,又用作一个滤波元件。这一简单的 Filterfuse(滤波保险丝)输入级更进一步地降低了系统成本。另一个可选方案是用一个保险丝电阻 RFl 来提供保险丝的功能。
在某些应用中如果允许EMI的裕量较低及/或降低的输入耐浪涌能力,那么可以从中线上取掉输入二极管 D2。在这类应用中,D1 需要是一个耐压为 800V 的二极管。
b、关于 LNK564 开/关控制
该设计采用简单的偏置绕组(T1 脉冲变压器/1.2)电压反馈方式,由 LNK564 进行开/关控制。当开关关闭时,由 R1 及 R2 形成的电阻分压器决定了脉冲变压器 T1 偏置绕组上的输出电压。在 V/I 曲线(见图 1(b))上的恒压工作区域,LNK564 器件使能开关周期以维持 FB 引脚的电压为 1.69V。二极管 D3 及低成本陶瓷电容 C3 提供初级反馈绕组(T1/3.4)电压的整流滤波功能。当加重的负载超出恒定功率阈值,FB 引脚电压开始随电源输出电压的下降而降低。内部振荡器频率在这一区域内线性下降,直到达到启动频率 50% 为止。当 FB 引脚电压下降到低于自动重启动阈值(FB 引脚通常为 0.8V,这相当于电源输出电压在 1V 到 1.5V 之间),电源将关断 100ms,然后再重新开启 100ms。它将会持续进行这一工作模式直到 FB 脚超过自动重启动阈值。这一功能在输出短路的情况下可降低平均输出电流。
该方案中,可将 C3 提高到 0.47mF 或更高来进一步降低空载损耗。
由于 LNK564 中使用了限流调节技术从而使得限流点公差非常精确,同时采用较新的变压器结构技术得以在初级电路中实现无箝位电路的设计。峰值漏极电压在 265VAC 输入时可以控制在 550V 之下,对 700V 耐压(BVDss)的 MOSFET 管来说有非常大的裕量。
c、输出电路管的选择
输出的整流滤波由输出整流管 D4 和滤波电容 C5 来实现。由于自动重启动特性,平均短路输出电流大大低于 1A,因而可以使用低成本的 D4 整流管。输出电路只要能处理电源输出短路时的持续短路电流就可以了。二极管 D4 为超快恢复型二极管,用来优化输出 V/I 特性。备选电阻 R3 作为假负载,在空载输出时将输出电压加以限制。尽管存在这个假负载,空载能耗在 265VAC 时仍能保持在 140mW 左右的目标范围内。通过将 R3 的值提高到 2.2kW 或更高,就可满足更低的空载能耗要求,并同时可将输出电压限制在 9V 以下。如需要,可将备选的 Zener(齐纳)箝位二极管(VRl)安装在电路板的左侧的空白位置以便在开环情况下限制电源最大输出电压。
3 利用智能电源管理技术节省能源
近几年来,电源管理技术有飞跃的发展,可供选择的设计方案也越来越多。政府环保团体及消费者不断向电子产品厂商施加压力,敦促他们增加产品功能的同时,也必须降低系统的能耗。目前,便携式电子产品市场的发展尤其令人瞩目,例如,无线通信产品不断推陈出新,功能也越趋多样化,是带动整个市场发展的功臣。照目前的发展趋势看,移动电话、个人数字助理、MP3 播放机、数字相机及便携式电子游戏机都朝着外型更小、速度更高、功能更齐备的方向发展。为了确保/通话时间/(即电池寿命)可以延长至满意的水平,工程师便一直致力于改善电源供应子系统的设计。
便携式电子产品的电池寿命取决丁两个关键因素,其一是电源转换效率,而另一个因素是系统的能源管理方法。电源转换系统负责将电池的供电电压尽量以最高的效率转为设计规定的供电干线电压,而能源管理系统则针对实际的应用情况,实时提供刚好能满足其需要的供电,以节省能源。
3.1 提高稳压器效率是有效的节能办法之一利用 PowcrWise 技术降低能耗
新—代的节能技术侧重于调节处理器的频率及电压以降低能耗。
对于以电池供电的系统来说,究竟系统能否长时间处于开启状念,取决于其能耗的大小。单单降低其频率只会减少其平均功耗:但不会减少某一计算上所需耗用的能源。系统电压必须调低,才可真正叫节省能源。动态电压调节(DVS)及自适应电压调节(AVS)这两种电源管理技术都可降低系统电压。
a、什么是自适应电压调整?该技术有哪些优点?用于跟踪系统处理器的性能变化的嵌入式自适应电源控制器 (APC)作出自适应电压调整。APC 通过一个 PowerWise 高速低电压接口将系统处理器的性能(频率)、温度和处理变化准确地传递给外部适应电源管理芯片。然后,该电源管理单元根据性能需求自动调整系统处理器的供给电压。以前的电压调整方案都是开环回路。CPU 控制在频率/电压检查表中维护的电压,通过一个专用接口和电源管理电路来提供电压。检查表中的值是否是假与最糟糕的情况下的值。自适应电压调整减轻了 CPU 干扰并降低了闭环回路方式的电压。PowerWise 技术提供的自适应电源管理与 ARM 的 Intelligent Energy Manager 提供的准确动态性能设置相结合,提供了空前理想的结果。      
b、动态电压调节(DVS)技术先将不同的电压及频率配对成不同的组合,调节时便根据实际需要挑选最适用的电压/频率组合。己可提供多款电源管理集成电路PMIC,其中包括可支持 DVS 模式的 LP3906、LP3907,以及可支持 DVS 和 AVS 两种模式的 LP5550、P5551 及 LP5552。动态电压调节(DVS)技术可以节省耗电及能源,还为供电电压预留一些额外的空间,以支持不同温度的系统,这个预留的额外中间虽然足以应付最环的情况,但实际应用时便会浪费较多电能。我们只要关闭系统的电源供应环路,控制环路便可灵活调节操作电压,并将之降至最低,以便尽量节省能源。PowcrWise 技术便是利用这个方法节能。
3.2 PowerWise 特征
PowerWise 接口(PW)可以支持智能的能源管理系统。
PowerWise 是一种针对系统整体需要的能源管理技术,确保以电池供电的电子产品可利用自适应电压调节(AVS)技术以及控制不同状态的切换。PowerWise 技术采用闭环 AVS 系统搭配高速的串行电源管理总线,确保处理器无论在任何时候,以任何频率操作,都可采用最低的电压,以便将动态能耗降至最低。
PowcrWise 技术也可为处理器的电位阱提供偏压。由于供电电压 Vdd 已调低:以减少动态损耗,晶体管的阈值电压也必须调低,以确保驱动电压可以保持在较高的水平,但缺点是漏电与静态功率损耗会增加。我们只要为电位阱提供反向偏压,漏电便会减少。此外,以同一供电电压(Vdd)为例来说,我们也叫为电位阱提供正向偏压,以提高驱动电压。
可以支持 PowcrWise 闭环 AVS 功能的标准系统配置必须有以下的基本元件:内置于处理器之内的先进电源控制器、设有 PWI 从属器的电源管理集成电路,以及将两者连接一起的双线 PWI 串行总线。电源管理集成电路负责为处理器提供不同的电压,电压大小则由先进电源控制器内的 PWI 主控器负责调节,办法是由主控器将有关的命令传往 PWI 从属器,再由相关的电路进行调节。
先进电源控制器负责接收主处理器的命令,为电压控制过程提供一个不受处理器影响的操作环境,以及实时跟踪逻辑电路的操作速度。先进电源控制器永远处于戒备状态,不断监测系统的一切参数,例如,系统温度、负载、瞬态、工艺及其他有关的变动都会受到监测。每当先进电源控制器收到有关频率即将转变的消息,便会先行作出研判,以确定若以新频率操作,系统最少需要多少供电才叫可稳定操作。整个过程由闭环电路负责监控,例如先进电源控制器先将电源调节命令经由 PWI 接口传送到 PWI 从属器,然后再由伺服装置将电压凋节到适当的水平。
图 3 为典型的利用 PowcrWise 技术降低耗能的芯片 LP5552 所具结构示意框图。其技术参数如下。
LP5552 输出数目为 7。输出电压及电流有:2 个降压稳压器为 0.8V to 1.235V 输出电压,800mA 的输出电流;5个降压稳压器为0.8V to 3.3V 输出电压,高达 250mA 的输出电流。
输入电压范围为 2.7V 至 4.8V。接口为 PWl 2. 0。封装为 micro SMD-38。
3.3 PowerWise 技术应用
PowerWise® 技术是先进的能源管理解决方案,主要针对当前和未来受能源所限制的数字设备,适用于双内核处理器、手机、便携式收音机、个人数字助理、以电池供电的电子产品以及便携式设备。可将数字处理器的能耗降低70%,从而延长电池寿命、支持更多功能和改善使用者的体验。PowerWise 采用自适应电压调节(AVS)和阈值电压调节等技术,将数字逻辑集成电路的工作和泄漏功耗自动降至最低,同时保持最小的系统开销。    
PowerWise 技术提供在单芯片系统和支持组件之间的一种优化的闭环回路,而无需 CPU 干涉。嵌入式 PowerWise 技术因为可以合成,所以可不受处理器影响。
4 结束语-电源排序技术也是一种较为理想之节能方案。
除上述选择节能芯片和利用利用智能电源管理技术节省能源二个方面之外,需指出的是对于不同类型的产品其节能技术方式也有所不同。而电源排序技术的应用也是一种较为理想之方案。因为在很多大功率系统中,空调和冷却系统的成本都很高。因此,就任何 POL 转换器而言,做到紧凑、高效率并具有低静态电流以满足新的“绿色”标准都是极端重要的。另外,很多微处理器和数字信号处理器(DSP)都需要一个内核电源和一个输入/输出(I/O)电源,这些电源在启动时必须排序。设计人员必须考虑加电和断电操作时内核和 I/O 电压源的相对电压和时序,以符合制造商的性能规格要求。没有恰当的电源排序,就可能出现闭锁或过大的电流消耗,这有可能导致微处理器 I/O 端口损坏,或存储器、可编程逻辑器件(PLD)、现场可编程门阵列(FPGA)、数据转换器等支持性器件的 I/O 端口损坏。
Big-Bit 商务网

请使用微信扫码登陆